造價(jià)通
更新時(shí)間:2024.12.28
單芯片多處理器系統(tǒng)任務(wù)并行處理設(shè)計(jì)

格式:pdf

大?。?span class="single-tag-height">910KB

頁數(shù): 5頁

根據(jù)單芯片多處理器的基本架構(gòu),圍繞如何提高單芯片多處理器的性能,提出一種基于任務(wù)庫的任務(wù)并行處理方法,給出了任務(wù)加載和調(diào)度策略,并用硬件予以實(shí)現(xiàn).以4個(gè)基于51體系結(jié)構(gòu)的MCU子處理器為單芯片多處理器架構(gòu),進(jìn)行了任務(wù)分配調(diào)度實(shí)例驗(yàn)證.結(jié)果表明,提出的方法切實(shí)可行,能夠提高單芯片多處理器的并行處理能力和工作效率.

多態(tài)并行處理器中的SIMD控制器設(shè)計(jì)與實(shí)現(xiàn)

格式:pdf

大小:352KB

頁數(shù):

設(shè)計(jì)和實(shí)現(xiàn)了一種多態(tài)并行處理器中的SIMD控制器。為滿足圖像并行處理的需要,以實(shí)現(xiàn)高效的數(shù)據(jù)級(jí)并行計(jì)算為目標(biāo),采用狀態(tài)機(jī)實(shí)現(xiàn)了行、列、簇控制器的設(shè)計(jì),完成了SIMD指令的發(fā)送、數(shù)據(jù)的加載和遠(yuǎn)程數(shù)據(jù)的傳輸。在陣列機(jī)上分區(qū)并發(fā)實(shí)現(xiàn)了SIMD和MIMD兩種計(jì)算模式,能夠?qū)崿F(xiàn)兩種計(jì)算模式的切換。專用的硬件電路設(shè)計(jì)提高了該處理器處理并行數(shù)據(jù)的能力。

熱門知識(shí)

防水并行處理器

精華知識(shí)

防水并行處理器

最新知識(shí)

防水并行處理器
點(diǎn)擊加載更多>>

相關(guān)問答

防水并行處理器
點(diǎn)擊加載更多>>
專題概述
防水并行處理器相關(guān)專題

分類檢索: