格式:pdf
大?。?span class="single-tag-height">97KB
頁數(shù): 2頁
為了保持晶閘管的觸發(fā)脈沖與主回路電源電壓間嚴(yán)格的相位關(guān)系,提出了一種采用鎖相環(huán)作為時(shí)鐘信號源的基于可編程邏輯器(Complex Programmable Logic Device,簡稱CPLD)的晶閘管觸發(fā)脈沖發(fā)生方案,可消除因量化引起的三相觸發(fā)脈沖的不對稱性并簡化CPLD的編程。實(shí)驗(yàn)結(jié)果證明該觸發(fā)方案可靠實(shí)用。
晶閘管觸發(fā)器知識來自于造價(jià)通云知平臺上百萬用戶的經(jīng)驗(yàn)與心得交流。 注冊登錄 造價(jià)通即可以了解到相關(guān)晶閘管觸發(fā)器最新的精華知識、熱門知識、相關(guān)問答、行業(yè)資訊及精品資料下載。同時(shí),造價(jià)通還為您提供材價(jià)查詢、測算、詢價(jià)、云造價(jià)等建設(shè)行業(yè)領(lǐng)域優(yōu)質(zhì)服務(wù)。手機(jī)版訪問:晶閘管觸發(fā)器