造價通
更新時間:2024.12.28
EDA:4-16譯碼器電路的設計

格式:pdf

大小:358KB

頁數(shù): 3頁

1 院(系)名稱 班 別 姓名 專業(yè)名稱 學號 實驗課程名稱 EDA 技術(shù)與應用 實驗項目名稱 4-16譯碼器電路的設計 實驗時間 實驗地點 實驗成績 指導老師簽名 【實驗目的】 1. 了解 QuartusII 中電路圖輸入和 VHDL 程序輸入方式。 2. 掌握基于 FPGA 的 4-16 譯碼器電路的設計方法。 【實驗元器件和模塊】 元器件:按鍵、發(fā)光二極管 模塊: 4-16 譯碼器 decoder4_16 模塊 【實驗步驟】 首先要建立設計項目,然后在 Quartus II 集成環(huán)境下,執(zhí)行“ File ”菜單的“ New”命令, 或者直接按主窗口上的“創(chuàng)建新的文本文件”按鈕,在彈出的新文件類型選擇對話框中,選擇 “ VHDL File ”,進入Quartus II 的 VHDL 文本編輯方式。 編輯源程序 decoder4_16.vhd 。 library ieee; use

十六進制七段LED數(shù)碼管反譯碼邏輯電路

格式:pdf

大小:85KB

頁數(shù):

本章分別介紹了用EPROM中規(guī)模集成電路和AT89C2051單片機實現(xiàn)的二款新穎的十六進制數(shù)七段LED數(shù)碼管反譯碼邏輯電路。

熱門知識

七段譯碼器真值表

最新知識

七段譯碼器真值表
點擊加載更多>>

相關(guān)問答

七段譯碼器真值表
點擊加載更多>>
專題概述
七段譯碼器真值表相關(guān)專題

分類檢索: