格式:pdf
大?。?span class="single-tag-height">342KB
頁數(shù): 7頁
本科生課程設計(論文) 2.5 數(shù)據(jù)存儲器擴展 在單片機運算速度和處理能力的不斷提高,其內(nèi)部資源已不能滿足實際需 求,往往需要對其內(nèi)部資源進行擴展。 89C51片內(nèi)有 128B 的 RAM 存儲器,在 實際中僅靠這 128B的數(shù)據(jù)存儲器是遠遠不夠的。此時,需要對 89C51單片機進 行外部數(shù)據(jù)存儲器擴展。 89C51單片機最大可以擴展 64KB RAM。常用的數(shù)據(jù)存儲器有靜態(tài)數(shù)據(jù)存儲 器 RAM 和動態(tài)數(shù)據(jù)存儲器 RAM,由于擴展的容量不大,本文采用靜態(tài) RAM, 如圖 2.5所示為數(shù)據(jù)存儲器 6264的接線圖。 圖 2.5 擴展外部數(shù)據(jù)存儲器電路圖 數(shù)據(jù)存儲器 6264有 32KB 的 RAM,擴展時需要由 P2口提供高 8位的地址, P0口分時復用提供低 8位的地址和 8位雙向。 P0口的分時復用功能由地址鎖存 器 74LS373作用實現(xiàn)。數(shù)據(jù)存儲器的讀和寫由 RD 和 WR 信號控制
格式:pdf
大?。?span class="single-tag-height">1.5MB
頁數(shù): 36頁
目 錄 1.設計的任務與要求 ,,,,,,,,,,,,,,,,, 1 2. 方案論證與選擇 ,,,,,,,,,,,,,,,,,, 2 3. 單元電路的設計和元器件的選擇 ,,,,,,,,,,, 6 3.1 五秒倒計時減數(shù)電路的設計 ,,,,,,,,,,, 6 3.2 二十秒倒計時減數(shù)電路的設計 ,,,,,,,,,, 9 3.3 三十秒倒計時減數(shù)電路的設計 ,,,,,,,,,, 10 3.4 狀態(tài)譯碼電路的設計 ,,,,,,,,,,,,,, 11 3.5 交通燈狀態(tài)顯示電路的設計 ,,,,,,,,,,, 13 3.6 交通燈定時電路的設計 ,,,,,,,,,,,,, 15 3.7 交通燈故障檢測電路的設計 ,,,,,,,,,,, 21 3.8 狀態(tài)控制器電路的設計 ,,,,,,,,,,,,, 23 3.9 人行道的指示燈電路的設計 ,,,,,,,,,,, 24 3.10 緊急情況時,手