造價(jià)通
更新時(shí)間:2024.12.28
低損耗電光模數(shù)轉(zhuǎn)換器的分析與設(shè)計(jì)

格式:pdf

大?。?span class="single-tag-height">122KB

頁(yè)數(shù): 4頁(yè)

提出采用有限差分束傳輸法設(shè)計(jì)出微棱鏡相位補(bǔ)償?shù)?位電光A/D轉(zhuǎn)換器的波導(dǎo)結(jié)構(gòu)參數(shù)。利用保角變換方法對(duì)轉(zhuǎn)換器的電極參數(shù)進(jìn)行分析與設(shè)計(jì)。最后,得到優(yōu)化參數(shù):帶寬?f=3.71GHz,特征阻抗49.76?,半波電壓Vπ=9.25V,歸一化功率輸出為56.86%,波導(dǎo)輸出間隔為250μm,器件長(zhǎng)度為30mm。

可編程邏輯器件與模數(shù)轉(zhuǎn)換器接口電路設(shè)計(jì)

格式:pdf

大?。?span class="single-tag-height">740KB

頁(yè)數(shù): 4頁(yè)

以Verilog HDL硬件描述語(yǔ)言為基礎(chǔ),設(shè)計(jì)了現(xiàn)場(chǎng)可編程邏輯器件FPGA與AD轉(zhuǎn)換器LTC2312-12的接口控制電路.闡述了LTC2312-12的特點(diǎn)及工作時(shí)序,給出了FPGA與LTC2312-12的硬件連接電路,采用有限狀態(tài)機(jī)的方法,描述了FPGA對(duì)AD轉(zhuǎn)換器的采樣控制時(shí)序,并給出部分Verilog HDL代碼.通過(guò)最終的仿真測(cè)試,驗(yàn)證了該控制電路穩(wěn)定可靠.

熱門(mén)知識(shí)

高精度模數(shù)轉(zhuǎn)換器

精華知識(shí)

高精度模數(shù)轉(zhuǎn)換器

最新知識(shí)

高精度模數(shù)轉(zhuǎn)換器
點(diǎn)擊加載更多>>

相關(guān)問(wèn)答

高精度模數(shù)轉(zhuǎn)換器
點(diǎn)擊加載更多>>
專(zhuān)題概述
高精度模數(shù)轉(zhuǎn)換器相關(guān)專(zhuān)題

分類(lèi)檢索: