格式:pdf
大小:474KB
頁數(shù): 4頁
為了滿足空間應(yīng)用對于浮點(diǎn)計(jì)算的需求,設(shè)計(jì)了一款兼容SPARC V8指令集的浮點(diǎn)協(xié)處理器.該浮點(diǎn)協(xié)處理器實(shí)現(xiàn)了除平方根和四精度指令以外的所有浮點(diǎn)指令,并采用獨(dú)立的加法、乘法和除法流水路徑.設(shè)計(jì)中根據(jù)整點(diǎn)單元的譯碼級結(jié)果來產(chǎn)生針對浮點(diǎn)協(xié)處理器各數(shù)據(jù)路徑的時(shí)鐘門控信號,從而實(shí)現(xiàn)了微體系結(jié)構(gòu)級的浮點(diǎn)協(xié)處理器時(shí)鐘門控,在靜態(tài)功耗基本不受影響的情況下,可以消除對應(yīng)數(shù)據(jù)路徑空閑狀態(tài)的動態(tài)功耗.在中芯國際的0.18μm CMOS工藝上的實(shí)現(xiàn)結(jié)果與既有設(shè)計(jì)相比較,最大時(shí)鐘頻率提高了32%.