本書是一本介紹半導(dǎo)體集成電路和器件制造技術(shù)的專業(yè)書籍, 在半導(dǎo)體領(lǐng)域享有很高的聲譽(yù)。本書的討論范圍包括半導(dǎo)體工藝的每個(gè)階段: 從原材料的制備到封裝、 測(cè)試和成品運(yùn)輸, 以及傳統(tǒng)的和現(xiàn)代的工藝。全書提供了詳細(xì)的插圖和實(shí)例, 每章包含回顧總結(jié)和習(xí)題, 并輔以豐富的術(shù)語表。
芯片制造--半導(dǎo)體工藝制程實(shí)用教程圖片
書名 | 芯片制造--半導(dǎo)體工藝制程實(shí)用教程(第六版) | ISBN | 9787121243363 |
---|---|---|---|
出版社 | 電子工業(yè)出版社 | 出版時(shí)間 | 2015-01-01 |
第1章 半導(dǎo)體產(chǎn)業(yè)
1.1 引言
1.2 一個(gè)產(chǎn)業(yè)的誕生
1.3 固態(tài)時(shí)代
1.4 集成電路
1.5 工藝和產(chǎn)品趨勢(shì)
1.6 半導(dǎo)體產(chǎn)業(yè)的構(gòu)成
1.7 生產(chǎn)階段
1.8 微芯片制造過程發(fā)展的
60年
1.9 納米時(shí)代
習(xí)題
參考文獻(xiàn)
第2章 半導(dǎo)體材料和化學(xué)品的特性
2.1 引言
2.2 原子結(jié)構(gòu)
2.3 元素周期表
2.4 電傳導(dǎo)
2.5 絕緣體和電容器
2.6 本征半導(dǎo)體
2.7 摻雜半導(dǎo)體
2.8 電子和空穴傳導(dǎo)
2.9 半導(dǎo)體生產(chǎn)材料
2.10 半導(dǎo)體化合物
2.11 鍺化硅
2.12 襯底工程
2.13 鐵電材料
2.14 金剛石半導(dǎo)體
2.15 工藝化學(xué)品
2.16 物質(zhì)的狀態(tài)
2.17 物質(zhì)的性質(zhì)
2.18 壓力和真空
2.19 酸、 堿和溶劑
2.20 化學(xué)純化和清洗
習(xí)題
參考文獻(xiàn)
第3章 晶體生長(zhǎng)與硅晶圓制備
3.1 引言
3.2 半導(dǎo)體硅制備
3.3 晶體材料
3.4 晶體定向
3.5 晶體生長(zhǎng)
3.6 晶體和晶圓質(zhì)量
3.7 晶圓準(zhǔn)備
3.8 切片
3.9 晶圓刻號(hào)
3.10 磨片
3.11 化學(xué)機(jī)械拋光
3.12 背面處理
3.13 雙面拋光
3.14 邊緣倒角和拋光
3.15 晶圓評(píng)估
3.16 氧化
3.17 包裝
3.18 工程化晶圓(襯底)
習(xí)題
參考文獻(xiàn)
第4章 晶圓制造和封裝概述
4.1 引言
4.2 晶圓生產(chǎn)的目標(biāo)
4.3 晶圓術(shù)語
4.4 芯片術(shù)語
4.5 晶圓生產(chǎn)的基礎(chǔ)工藝
4.6 薄膜工藝
4.7 晶圓制造實(shí)例
4.8 晶圓中測(cè)
4.9 集成電路的封裝
4.10 小結(jié)
習(xí)題
參考文獻(xiàn)
第5章 污染控制
5.1 引言
5.2 污染源
5.3 凈化間的建設(shè)
5.4 凈化間的物質(zhì)與供給
5.5 凈化間的維護(hù)
5.6 晶片表面清洗
習(xí)題
參考文獻(xiàn)
第6章 生產(chǎn)能力和工藝良品率
6.1 引言
6.2 良品率測(cè)量點(diǎn)
6.3 累積晶圓生產(chǎn)良品率
6.4 晶圓生產(chǎn)良品率的制約因素
6.5 封裝和最終測(cè)試良品率
6.6 整體工藝良品率
習(xí)題
參考文獻(xiàn)
第7章 氧化
7.1 引言
7.2 二氧化硅層的用途
7.3 熱氧化機(jī)制
7.4 氧化工藝
7.5 氧化后評(píng)估
習(xí)題
參考文獻(xiàn)
第8章 十步圖形化工藝流程--從表面
制備到曝光
8.1 引言
8.2 光刻工藝概述
8.3 光刻十步法工藝過程
8.4 基本的光刻膠化學(xué)
8.5 光刻膠性能的要素
8.6 光刻膠的物理屬性
8.7 光刻工藝: 從表面準(zhǔn)備到曝光
8.8 表面準(zhǔn)備
8.9 涂光刻膠(旋轉(zhuǎn)式)
8.10 軟烘焙
8.11 對(duì)準(zhǔn)和曝光
8.12 先進(jìn)的光刻
習(xí)題
參考文獻(xiàn)
第9章 十步圖形化工藝流程--從顯影到最終檢驗(yàn)
9.1 引言
9.2 硬烘焙
9.3 刻蝕
9.4 濕法刻蝕
9.5 干法刻蝕
9.6 干法刻蝕中光刻膠的影響
9.7 光刻膠的去除
9.8 去膠的新挑戰(zhàn)
9.9 最終目檢
9.10 掩模版的制作
9.11 小結(jié)
習(xí)題
參考文獻(xiàn)
第10章 下一代光刻技術(shù)
10.1 引言
10.2 下一代光刻工藝的挑戰(zhàn)
10.3 其他曝光問題
10.4 其他解決方案及其挑戰(zhàn)
10.5 晶圓表面問題
10.6 防反射涂層
10.7 高級(jí)光刻膠工藝
10.8 改進(jìn)刻蝕工藝
10.9 自對(duì)準(zhǔn)結(jié)構(gòu)
10.10 刻蝕輪廓控制
習(xí)題
參考文獻(xiàn)
第11章 摻雜
11.1 引言
11.2 擴(kuò)散的概念
11.3 擴(kuò)散形成的摻雜區(qū)和結(jié)
11.4 擴(kuò)散工藝的步驟
11.5 淀積
11.6 推進(jìn)氧化
11.7 離子注入簡(jiǎn)介
11.8 離子注入的概念
11.9 離子注入系統(tǒng)
11.10 離子注入?yún)^(qū)域的雜質(zhì)濃度
11.11 離子注入層的評(píng)估
11.12 離子注入的應(yīng)用
11.13 摻雜前景展望
習(xí)題
參考文獻(xiàn)
第12章 薄膜淀積
12.1 引言
12.2 化學(xué)氣相淀積基礎(chǔ)
12.3 CVD的工藝步驟
12.4 CVD系統(tǒng)分類
12.5 常壓CVD系統(tǒng)
12.6 低壓化學(xué)氣相淀積(LPCVD)
12.7 原子層淀積
12.8 氣相外延
12.9 分子束外延
12.10 金屬有機(jī)物CVD
12.11 淀積膜
12.12 淀積的半導(dǎo)體膜
12.13 外延硅
12.14 多晶硅和非晶硅淀積
12.15 SOS和SOI
12.16 在硅上生長(zhǎng)砷化鎵
12.17 絕緣體和絕緣介質(zhì)
12.18 導(dǎo)體
習(xí)題
參考文獻(xiàn)
第13章 金屬化
13.1 引言
13.2 淀積方法
13.3 單層金屬
13.4 多層金屬設(shè)計(jì)
13.5 導(dǎo)體材料
13.6 金屬塞
13.7 濺射淀積
13.8 電化學(xué)鍍膜
13.9 化學(xué)機(jī)械工藝
13.10 CVD金屬淀積
13.11 金屬薄膜的用途
13.12 真空系統(tǒng)
習(xí)題
參考文獻(xiàn)
第14章 工藝和器件的評(píng)估
14.1 引言
14.2 晶圓的電特性測(cè)量
14.3 工藝和器件評(píng)估
14.4 物理測(cè)試方法
14.5 層厚的測(cè)量
14.6 柵氧化層完整性電學(xué)測(cè)量
14.7 結(jié)深
14.8 污染物和缺陷檢測(cè)
14.9 總體表面特征
14.10 污染認(rèn)定
14.11 器件電學(xué)測(cè)量
習(xí)題
參考文獻(xiàn)
第15章 晶圓制造中的商業(yè)因素
15.1 引言
15.2 晶圓制造的成本
15.3 自動(dòng)化
15.4 工廠層次的自動(dòng)化
15.5 設(shè)備標(biāo)準(zhǔn)
15.6 統(tǒng)計(jì)制程控制
15.7 庫存控制
15.8 質(zhì)量控制和ISO 9000認(rèn)證
15.9 生產(chǎn)線組織架構(gòu)
習(xí)題
參考文獻(xiàn)
第16章 形成器件和集成電路的
介紹
16.1 引言
16.2 半導(dǎo)體器件的形成
16.3 可替換MOSFET按比例縮小的挑戰(zhàn)
16.4 集成電路的形成
16.5 Bi MOS
16.6 超導(dǎo)體
習(xí)題
參考文獻(xiàn)
第17章 集成電路的介紹
17.1 引言
17.2 電路基礎(chǔ)
17.3 集成電路的類型
17.4 下一代產(chǎn)品
習(xí)題
參考文獻(xiàn)
第18章 封裝
18.1 引言
18.2 芯片的特性
18.3 封裝功能和設(shè)計(jì)
18.4 引線鍵合工藝
18.5 凸點(diǎn)或焊球工藝示例
18.6 封裝設(shè)計(jì)
18.7 封裝類型和技術(shù)小結(jié)
習(xí)題
參考文獻(xiàn)
術(shù)語表
本書是一本介紹半導(dǎo)體集成電路和器件制造技術(shù)的專業(yè)書籍, 在半導(dǎo)體領(lǐng)域享有很高的聲譽(yù)。本書的討論范圍包括半導(dǎo)體工藝的每個(gè)階段: 從原材料的制備到封裝、 測(cè)試和成品運(yùn)輸, 以及傳統(tǒng)的和現(xiàn)代的工藝。全書提供了詳細(xì)的插圖和實(shí)例, 每章包含回顧總結(jié)和習(xí)題, 并輔以豐富的術(shù)語表。
第六版修訂了微芯片制造領(lǐng)域的新進(jìn)展, 討論了用于圖形化、 摻雜和薄膜步驟的先進(jìn)工藝和尖端技術(shù), 使隱含在復(fù)雜的現(xiàn)代半導(dǎo)體制造材料與工藝中的物理、 化學(xué)和電子的基礎(chǔ)信息更易理解。
本書的主要特點(diǎn)是避開了復(fù)雜的數(shù)學(xué)問題介紹工藝技術(shù)內(nèi)容, 并加入了半導(dǎo)體業(yè)界的新成果, 可以使讀者了解工藝技術(shù)發(fā)展的趨勢(shì)。
led芯片就是發(fā)光二極管芯片,也就是你說的照明芯片。本質(zhì)上來說,就是一個(gè)pn節(jié),電子和空穴在pn節(jié)的耗盡層復(fù)合,復(fù)合后多出的能量以光子的形式發(fā)射出去,也就是發(fā)光照明了。這個(gè)產(chǎn)業(yè)分成三個(gè)部分:外延生長(zhǎng),...
我想你是要問芯片應(yīng)用了半導(dǎo)體的什么性質(zhì)了吧,由于半導(dǎo)體可以進(jìn)行不同摻雜性形成pn結(jié),使其具有整流特性實(shí)現(xiàn)電路的與或非門,即邏輯表達(dá)。對(duì)于集成電路來講,最底下的一層叫襯底(一般為P型半導(dǎo)體),是參與集成...
1、半導(dǎo)體是技術(shù)與資本密集產(chǎn)業(yè),更重要的是專利,許多專利已被先進(jìn)者卡位,后進(jìn)入產(chǎn)業(yè)者動(dòng)輒侵權(quán),被告的很慘,中芯與臺(tái)積電,Intel與VIA(威盛)都是例子 2、臺(tái)灣半導(dǎo)體產(chǎn)業(yè)進(jìn)入得早,與政府有計(jì)劃的輔...
格式:pdf
大?。?span id="tza9yot" class="single-tag-height">343KB
頁數(shù): 未知
評(píng)分: 4.6
應(yīng)用ZEMAX光學(xué)設(shè)計(jì)軟件模擬了一種多芯片半導(dǎo)體激光器光纖耦合模塊,將12支808nm單芯片半導(dǎo)體激光器輸出光束耦合進(jìn)數(shù)值孔徑0.22、纖芯直徑105μm的光纖中,每支半導(dǎo)體激光器功率10 W,光纖輸出端面功率達(dá)到116.84W,光纖耦合效率達(dá)到97.36%,亮度達(dá)到8.88MW/(cm2·sr)。通過ZEMAX和ORIGIN軟件分析了光纖對(duì)接出現(xiàn)誤差以及單芯片半導(dǎo)體激光器安裝出現(xiàn)誤差時(shí)對(duì)光纖耦合效率的影響,得出誤差對(duì)光纖耦合效率影響的嚴(yán)重程度從大到小分別為垂軸誤差、軸向誤差、角向誤差。
格式:pdf
大?。?span id="jnd4bop" class="single-tag-height">343KB
頁數(shù): 6頁
評(píng)分: 4.6
1 / 6 半導(dǎo)體芯片系統(tǒng)設(shè)計(jì)與工藝博士生培養(yǎng)方案 (專業(yè)代碼: 授 工學(xué) 學(xué)位) 一、培養(yǎng)目標(biāo) .培養(yǎng)嚴(yán)謹(jǐn)求實(shí)的科學(xué)態(tài)度和作風(fēng),具有創(chuàng)新精神和良好的科研道德; .具有堅(jiān)實(shí)、寬廣的基礎(chǔ)理論和系統(tǒng)、深入的專門知識(shí); .在本學(xué)科或?qū)iT技術(shù)上做出創(chuàng)造性的成果; .具有獨(dú)立從事科學(xué)研究工作的能力。 二、研究方向 .集成電路系統(tǒng)結(jié)構(gòu) .嵌入式系統(tǒng)與系統(tǒng)芯片設(shè)計(jì) .微傳感器與微執(zhí)行器 .小尺寸半導(dǎo)體器件 .半導(dǎo)體芯片封裝與測(cè)試 .集成電路工藝 三、學(xué)習(xí)年限 .實(shí)行彈性學(xué)制 全日制博士生的學(xué)習(xí)年限一般為-年。博士生畢業(yè)時(shí)間由博士 生導(dǎo)師決定。 提前答辯的博士研究生必須向系提出書面申請(qǐng), 并經(jīng)主管系主任批準(zhǔn)。 對(duì) 于在規(guī)定時(shí)間內(nèi)未完成博士學(xué)位論文的博士研究生,則作肄業(yè)處理。 .碩博連讀和直攻博士生的學(xué)習(xí)年限一般為-年。 四、學(xué)分要求與分配一覽表: 已獲碩士學(xué)位博士生總學(xué)分要求≥學(xué)分。碩博連讀、直攻博研究
本書是一本介紹半導(dǎo)體集成電路和器件制造技術(shù)的專業(yè)書籍,在半導(dǎo)體領(lǐng)域享有很高的聲譽(yù)。本書的范圍包括半導(dǎo)體工藝的每個(gè)階段:從原材料的制備到封裝、測(cè)試和成品運(yùn)輸,以及傳統(tǒng)的和現(xiàn)代的工藝。全書提供了詳細(xì)的插圖和實(shí)例,每章包含回顧總結(jié)和習(xí)題,并輔以豐富的術(shù)語表。第六版修訂了微芯片制造領(lǐng)域的新進(jìn)展,討論了用于圖形化、摻雜和薄膜步驟的先進(jìn)工藝和尖端技術(shù),使隱含在復(fù)雜的現(xiàn)代半導(dǎo)體制造材料和工藝中的物理、化學(xué)和電子的基礎(chǔ)知識(shí)更易理解。
本書的主要特點(diǎn)是避開了復(fù)雜的數(shù)學(xué)問題介紹工藝技術(shù)內(nèi)容;加入了半導(dǎo)體業(yè)界的新成果,可以使讀者了解工藝技術(shù)發(fā)展的趨勢(shì)。
1 The Semiconductor Industry 1
Introduction 1
Birth of an Industry 1
The Solid-State Era 3
Integrated Circuits (ICs) 4
Process and Product Trends 5
Moore’s Law 6
Decreasing Feature Size 6
Increasing Chip and Wafer Size 8
Reduction in Defect Density 9
Increase in Interconnection Levels 10
The Semiconductor Industry Association Roadmap 10
Chip Cost 11
Industry Organization 11
Stages of Manufacturing 12
Six Decades of Advances in Microchip Fabrication Processes 14
The Nano Era 16
Review Topics 17
References 17
2 Properties of Semiconductor Materials and Chemicals 19
Introduction 19
Atomic Structure 19
The Bohr Atom 19
The Periodic Table of the Elements 20
Electrical Conduction 23
Conductors 23
Dielectrics and Capacitors 23
Resistors 24
Intrinsic Semiconductors 24
Doped Semiconductors 25
Electron and Hole Conduction 26
Carrier Mobility 28
Semiconductor Production Materials 29
Germanium and Silicon 29
Semiconducting Compounds 29
Silicon Germanium 31
Engineered Substrates 31
Ferroelectric Materials 31
Diamond Semiconductors 32
Process Chemicals 32
Molecules, Compounds, and Mixtures 32
Ions 33
States of Matter 34
Solids, Liquids, and Gases 34
Plasma State 34
Properties of Matter 34
Temperature 34
Density, Specic Gravity, and Vapor Density 35
Pressure and Vacuum 36
Acids, Alkalis, and Solvents 37
Acids and Alkalis 37
Solvents 38
Chemical Purity and Cleanliness 38
Safety Issues 38
The Material Safety Data Sheet 39
Review Topics 39
References 39
3 Crystal Growth and Silicon Wafer Preparation 41
Introduction 41
Semiconductor Silicon Preparation 41
Silicon Wafer Preparation Stages 42
Crystalline Materials 42
Unit Cells 43
Poly and Single Crystals 43
Crystal Orientation 44
Crystal Growth 45
Czochralski Method 45
Liquid-Encapsulated Czochralski 47
Float Zone 47
Crystal and Wafer Quality 49
Point Defects 49
Dislocations 50
Growth Defects 50
Wafer Preparation 51
End Cropping 51
Diameter Grinding 51
Crystal Orientation, Conductivity, and Resistivity Check 51
Grinding Orientation Indicators 52
Wafer Slicing 53
Wafer Marking 54
Rough Polish 54
Chemical Mechanical Polishing 55
Backside Processing 55
Double-Sided Polishing 56
Edge Grinding and Polishing 56
Wafer Evaluation 56
Oxidation 57
Packaging 57
Wafer Types and Uses 57
Reclaim Wafers 57
Engineered Wafers (Substrates) 57
Review Topics 58
References 58
4 Overview of Wafer Fabrication and Packaging 59
Introduction 59
Goal of Wafer Fabrication 59
Wafer Terminology 59
Chip Terminology 61
Basic Wafer-Fabrication Operations 63
Layering 63
Patterning 64
Circuit Design 66
Reticle and Masks 68
Doping 69
Heat Treatments 69
Example Fabrication Process 72
Wafer Sort 74
Packaging 75
Summary 75
Review Topics 76
References 76
5 Contamination Control 77
Introduction 77
The Problem 77
Contamination-Caused Problems 80
Contamination Sources 81
General Sources 81
Air 81
Clean Air Strategies 82
Cleanroom Workstation Strategy 83
Tunnel or Bay Concept 85
Micro- and Mini-Environments 86
Temperature, Humidity, and Smog 87
Cleanroom Construction 88
Construction Materials 88
Cleanroom Elements 89
Personnel-Generated Contamination 93
Process Water 94
Process Chemicals 96
Equipment 99
Cleanroom Materials and Supplies 99
Cleanroom Maintenance 100
Wafer-Surface Cleaning 100
Particulate Removal 102
Wafer Scrubbers 102
High-Pressure Water Cleaning 103
Organic Residues 103
Inorganic Residues 103
Chemical-Cleaning Solutions 104
General Chemical Cleaning 104
Oxide Layer Removal 105
Room Temperature and Ozonated Chemistries 106
Water Rinsing 108
Drying Techniques 110
Contamination Detection 112
Review Topics 112
References 113
6 Productivity and Process Yields 115
Overview 115
Yield Measurement Points 115
Accumulative Wafer-Fabrication Yield 116
Wafer-Fabrication Yield Limiters 117
Number of Process Steps 118
Wafer Breakage and Warping 118
Process Variation 119
Mask Defects 120
Wafer-Sort Yield Factors 120
Wafer Diameter and Edge Die 121
Wafer Diameter and Die Size 122
Wafer Diameter and Crystal Defects 122
Wafer Diameter and Process Variations 123
Die Area and Defect Density 124
Circuit Density and Defect Density 125
Number of Process Steps 125
Feature Size and Defect Size 125
Process Cycle Time 125
Wafer-Sort Yield Formulas 125
Assembly and Final Test Yields 128
Overall Process Yields 128
Review Topics 129
References 130
7 Oxidation 131
Introduction 131
Silicon Dioxide Layer Uses 131
Surface Passivation 131
Doping Barrier 132
Surface Dielectric 132
Device Dielectric (MOS Gates) 133
Device Oxide Thicknesses 134
Thermal Oxidation Mechanisms 134
Influences on the Oxidation Rate 137
Thermal Oxidation Methods 140
Horizontal Tube Furnaces 140
Temperature Control System 141
Source Cabinet 143
Vertical Tube Furnaces 143
Rapid Thermal Processing 146
High-Pressure Oxidation 149
Oxidant Sources 151
Oxidation Processes 154
Preoxidation Wafer Cleaning 154
Postoxidation Evaluation 155
Surface Inspection 156
Oxide Thickness 156
Oxide and Furnace Cleanliness 156
Thermal Nitridation 156
Review Topics 157
References 157
8 The Ten-Step Patterning Process—Surface Preparation to Exposure 161
Introduction 161
Overview of the Photomasking Process 162
Ten-Step Process 165
Basic Photoresist Chemistry 167
Photoresist 167
Photoresist Performance Factors 169
Resolution Capability 169
Adhesion Capability 170
Process Latitude 171
Pinholes 172
Particle and Contamination Levels 173
Step Coverage 173
Thermal Flow 173
Comparison of Positive and Negative Resists 173
Physical Properties of Photoresists 175
Solids Content 175
Viscosity 175
Surface Tension 176
Index of Refraction 176
Storage and Control of Photoresists 176
Light and Heat Sensitivity 176
Viscosity Sensitivity 177
Shelf Life 177
Cleanliness 177
Photomasking Processes—Surface Preparation to Exposure 178
Surface Preparation 178
Particle Removal 178
Dehydration Baking 178
Wafer Priming 179
Spin Priming 180
Vapor Priming 180
Photoresist Application (Spinning) 181
The Static Dispense Spin Process 181
Dynamic Dispense 183
Moving-Arm Dispensing 183
Manual Spinners 183
Automatic Spinners 184
Edge Bead Removal 185
Backside Coating 185
Soft Bake 185
Convection Ovens 186
Manual Hot Plates 187
In-Line, Single-Wafer Hot Plates 187
Moving-Belt Hot Plates 187
Moving-Belt Infrared Ovens 188
Microwave Baking 188
Vacuum Baking 188
Alignment and Exposure 189
Alignment and Exposure Systems 189
Exposure Sources 191
Alignment Criteria 191
Aligner Types 193
Postexposure Bake 196
Advanced Lithography 198
Review Topics 198
References 198
9 The Ten-Step Patterning Process—Developing to Final Inspection 201
Introduction 201
Development 201
Positive Resist Development 201
Negative Resist Development 203
Wet Development Processes 203
Dry (or Plasma) Development 206
Hard Bake 207
Hard-Bake Methods 207
Hard-Bake Process 207
Develop Inspect 208
Develop Inspect Reject Categories 209
Develop Inspect Methods 209
Causes for Rejecting at the Develop Inspection Stage 211
Etch 212
Wet Etching 212
Etch Goals and Issues 212
Incomplete Etch 212
Overetch and Undercutting 213
Selectivity 214
Wet-Spray Etching 214
Silicon Wet Etching 214
Silicon Dioxide Wet Etching 215
Aluminum-Film Wet Etching 216
Deposited-Oxide Wet Etching 216
Silicon Nitride Wet Etching 216
Vapor Etching 217
Dry Etch 217
Plasma Etching 218
Etch Rate 220
Radiation Damage 220
Selectivity 220
Ion-Beam Etching 222
Reactive Ion Etching 222
Resist Effects in Dry Etching 223
Resist Stripping 223
Wet Chemical Stripping of Nonmetallized Surfaces 224
Wet Chemical Stripping of Metallized Surfaces 225
Dry Stripping 225
Post–Ion Implant and Plasma Etch Stripping 226
New Stripping Challenges 226
Final Inspection 227
Mask Making 227
Summary 229
Review Topics 229
References 230
10 Next Generation Lithography 233
Introduction 233
Challenges of Next Generation Lithography 233
High-Pressure Mercury Lamp Sources 235
Excimer Lasers 236
Extreme Ultraviolet 236
X-Rays 237
Electron Beam or Direct Writing 238
Numerical Aperture of a Lens 240
Other Exposure Issues 241
Variable Numerical Aperture Lenses 242
Immersion Exposure System 242
Amplified Resist 242
Contrast Effects 243
Other Resolution Challenges and Solutions 244
Off-Axis Illumination 245
Lens Issues and Reection Systems 245
Phase-Shift Masks 245
Optical Proximity Corrected or Optical Process Correction 245
Annular-Ring Illumination 246
Pellicles 247
Surface Problems 248
Resist Light Scattering 248
Subsurface Reectivity 248
Antireective Coatings 249
Standing Waves 249
Planarization 251
Photoresist Process Advances 252
Multilayer Resist or Surface Imaging 252
Silylation or DESIRE Process 254
Polyimide Planarization Layers 255
Etchback Planarization 256
Dual-Damascene Process 256
Chemical Mechanical Polishing 256
Slurry 259
Polishing Rates 259
Planarity 260
Post-CMP Clean 261
CMP Tools 261
CMP Summary 262
Reow 262
Image Reversal 262
Contrast Enhancement Layers 262
Dyed Resists 264
Improving Etch Denition 264
Lift-Off Process 264
Self-Aligned Structures 264
Etch Prole Control 266
Review Topics 266
References 266
11 Doping 269
Introduction 269
The Diffusion Concept 269
Formation of a Doped Region and Junction 271
The N-P Junction 272
Doping Process Goals 273
Graphical Representation of Junctions 273
Concentration versus Depth Graphs 273
Lateral Diffusion 273
Same-Type Doping 275
Diffusion Process Steps 275
Deposition 275
Dopant Sources 278
Drive-In Oxidation 280
Oxidation Effects 281
Introduction to Ion Implantation 281
Concept of Ion Implantation 283
Ion-Implantation System 284
Implant Species Sources 284
Ionization Chamber 284
Mass Analyzing or Ion Selection 284
Acceleration Tube 286
Wafer Charging 286
Beam Focus 287
Neutral Beam Trap 287
Beam Scanning 287
End Station and Target Chamber 289
Ion-Implant Masks 290
Dopant Concentration in Implanted Regions 291
Crystal Damage 292
Annealing and Dopant Activation 292
Channeling 293
Evaluation of Implanted Layers 294
Uses of Ion Implantation 295
The Future of Doping 297
Review Topics 297
References 298
12 Layer Deposition 299
Introduction 299
Film Parameters 301
Chemical Vapor Deposition Basics 302
Basic CVD System Components 303
CVD Process Steps 305
CVD System Types 305
Atmospheric-Pressure CVD Systems 306
Horizontal-Tube Induction-Heated APCVD 306
Barrel Radiant-Induction-Heated APCVD 307
Pancake Induction-Heated APCVD 307
Continuous Conduction-Heated APCVD 308
Horizontal Conduction-Heated APCVD 309
Low-Pressure Chemical Vapor Deposition 309
Horizontal Conduction-Convection-Heated LPCVD 309
Ultra-High Vacuum CVD 310
Plasma-Enhanced CVD (PECVD) 310
High-Density Plasma CVD 312
Atomic Layer Deposition 313
Vapor-Phase Epitaxy 315
Molecular Beam Epitaxy 315
Metalorganic CVD 317
Deposited Films 318
Deposited Semiconductors 318 2100433B
《半導(dǎo)體芯片制造技術(shù)》全面系統(tǒng)地介紹了半導(dǎo)體芯片制造技術(shù),內(nèi)容包括半導(dǎo)體芯片制造概述、多晶半導(dǎo)體的制備、單晶半導(dǎo)體的制備、晶圓制備、薄膜制備、金屬有機(jī)物化學(xué)氣相沉積、光刻、刻蝕、摻雜及封裝。書中簡(jiǎn)要介紹了半導(dǎo)體芯片制造的基本理論基礎(chǔ),系統(tǒng)介紹了多晶半導(dǎo)體、單晶半導(dǎo)體與晶圓的制備,詳細(xì)介紹了薄膜制備、光刻與刻蝕及摻雜等工藝。由于目前光電產(chǎn)業(yè)的不斷發(fā)展,對(duì)于化合物半導(dǎo)體的使用越來越多,《半導(dǎo)體芯片制造技術(shù)》以半導(dǎo)體硅材料芯片制造為主,兼顧化合物半導(dǎo)體材料芯片制造,比如在介紹薄膜制備工藝中,書中用單獨(dú)的一章介紹了如何通過金屬有機(jī)物化學(xué)氣相沉積來制備化合物半導(dǎo)體材料薄膜?!栋雽?dǎo)體芯片制造技術(shù)》針對(duì)高職高專學(xué)生的特點(diǎn),以"實(shí)用為主、夠用為度"為原則,系統(tǒng)地介紹了半導(dǎo)體芯片制造技術(shù)?!栋雽?dǎo)體芯片制造技術(shù)》可作為微電子、光電子、光伏、電子等相關(guān)專業(yè)高職高專的教材,也可作為相關(guān)專業(yè)學(xué)生和技術(shù)人員的自學(xué)參考用書。