總線周期通常指的是CPU完成一次訪問MEM或I/O端口操作所需要的時間。一個總線周期由幾個時鐘周期組成。
中文名稱 | 總線周期 | 定????義 | CPU完成一次訪問MEM或I/O端口操作所需要的時間 |
---|---|---|---|
組????成 | 時鐘周期 | 學????科 | 計算機科學 |
1.微處理器是在時鐘信號CLK控制下按節(jié)拍工作的。8086/8088系統(tǒng)的時鐘頻率為4.77MHz,每個時鐘周期約為200ns。
2.由于存儲器和I/O端口是掛接在總線上的,CPU對存儲器和I/O接口的訪問,是通過總線實現(xiàn)的。通常把CPU通過總線對微處理器外部(存儲器或I/O接口)進行一次訪問所需時間稱為一個總線周期。一個總線周期一般包含4個時鐘周期,這4個時鐘周期分別稱4個狀態(tài)即T1狀態(tài)、T2狀態(tài)、T3狀態(tài)和T4狀態(tài),必要時,可在T3、T4間插入一個至數(shù)個Tw。
(1)T1狀態(tài) --輸出存儲器地址或I/O地址。
(2)T2狀態(tài) --輸出控制信號。
(3)T3和Tw狀態(tài) --總線操作持續(xù),并檢測READY以決定是否延長時序。
(4)T4狀態(tài) --完成數(shù)據(jù)傳送
DSP芯片TMS320F2812 DSP片外擴展 64K * 16位SRAM(基本配置),最大可擴展到512K * 16位。內(nèi)部RAM不夠用時,用來擴充內(nèi)存,當然是并行的。
總線制是2根線控制很多根,多線制是每個控制點都有單獨的線
總線 是火災自動報警系統(tǒng)信號傳輸線路與消防聯(lián)動系統(tǒng)合二為一,即在一個回路中既有探測器、手動報警按鈕,又有控制消防聯(lián)動設施動作與接受動作回授信號的控制模塊回路。也就是設備是并聯(lián)在一根總線上的
格式:pdf
大?。?span id="hmjrgxl" class="single-tag-height">1.0MB
頁數(shù): 6頁
評分: 4.7
本文主要介紹了目前工業(yè)自動化控制系統(tǒng)中廣泛使用的幾種現(xiàn)場總線及其總線電纜的特點,并以基金會現(xiàn)場總線FF-H1(低速)和Profibus PA總線電纜為例,探討了現(xiàn)場總線電纜的設計。
格式:pdf
大小:1.0MB
頁數(shù): 4頁
評分: 4.3
MIC總線是專門為了解決現(xiàn)代軍事及工業(yè)領(lǐng)域中極其復雜和惡劣的工作環(huán)境下電力/數(shù)據(jù)的分配和管理而開發(fā)的一種具有結(jié)構(gòu)簡單及高可靠性的現(xiàn)場總線;在詳細分析MIC總線的體系結(jié)構(gòu)和通信協(xié)議之后,提出了基于PXI總線體系結(jié)構(gòu)的MIC總線通訊模塊的軟硬件設計方案;系統(tǒng)可通過PXI總線靈活配置MIC的各種通訊模式參數(shù),具有即插即用、高可靠性和小型化易集成等特點;實驗證明,主模塊PIM工作模式與遠程從模塊間數(shù)據(jù)通訊穩(wěn)定且可靠,對國內(nèi)MIC總線的研究與應用有重要意義。
1.微處理器是在時鐘信號CLK控制下按節(jié)拍工作的。8086/8088系統(tǒng)的時鐘頻率為4.77MHz,每個時鐘周期約為200ns。
2.由于存貯器和I/O端口是掛接在總線上的,CPU對存貯器和I/O接口的訪問,是通過總線實現(xiàn)的。通常把CPU通過總線對微處理器外部(存貯器或 I/O接口)進行一次訪問所需時間稱為一個總線周期。一個總線周期一般包含4個時鐘周期,這4個時鐘周期分別稱4個狀態(tài)即T1狀態(tài)、T2狀態(tài)、T3狀態(tài)和 T4狀態(tài)。
一、總線周期的概念
1.微處理器是在時鐘信號CLK控制下按節(jié)拍工作的。8086/8088系統(tǒng)的時鐘頻率為4.77MHz,每個時鐘周期約為200ns。
2.由于存貯器和I/O端口是掛接在總線上的,CPU對存貯器和I/O接口的訪問,是通過總線實現(xiàn)的。通常把CPU通過總線對微處理器外部(存貯器或I/O接口)進行一次訪問所需時間稱為一個總線周期。一個總線周期一般包含4個時鐘周期,這4個時鐘周期分別稱4個狀態(tài)即T1狀態(tài)、T2狀態(tài)、T3狀態(tài)和T4狀態(tài)。
二、總線時序 所謂總線時序,即CPU通過總線進行操作(讀/寫、釋放總線、中斷響應)時,總線上各信號之間在時間上配合關(guān)系,它是同CPU的操作功能有關(guān)的。微處理器所完成的操作可分為如下幾種:
1.系統(tǒng)復位和啟動操作
2.最小方式下的總線讀時序
3.最小方式下的總線寫時序
4.最小方式下的總線保持
5. 外部中斷響應時序
6.最大方式下的總線讀時序
7.最大方式下的總線寫時序
8.最大方式下的總線請求/允許時序
總結(jié)一下,它們之間的關(guān)系就是,指令周期由若干個機器周期組成,總線周期一般由4個時鐘周期組成。
機器周期和總線周期 并無明確的相互包含的關(guān)系。機器周期指的是完成一個基本操作的時間,這個基本操作有時可能包含總線讀寫,因而包含總線周期,但是有時可能與總線讀寫無關(guān)。
指令周期:是CPU的關(guān)鍵指標,指取出并執(zhí)行一條指令的時間。一般以機器周期為單位,分單指令執(zhí)行周期、雙指令執(zhí)行周期等。處理器的大部分指令(ARM、DSP)均采用單指令執(zhí)行周期。
機器周期:完成一個基本操作的時間單元,如取指周期、取數(shù)周期。
時鐘周期:CPU的晶振頻率的倒數(shù)的。(fantaxy:晶振一次需要的時間)
一個機器周期一般是一條指令花費的時間,也有些是2個機器周期的指令,DJNZ,是雙周期指令。
周期:就是時間,完成一次任務的時間
時鐘周期:這個名字的英文clock cycle; clock period;時鐘是用來計時的,是一個基本單位;在計算機中,cpu的晶振時間就是一個最最基本的單位,因此時鐘周期很基本,別的周期都用它來參考!