書????名 | 高速電路PCB設(shè)計(jì)方法與技巧 | 作????者 | 姜培安 |
---|---|---|---|
ISBN | 9787508397863 | 頁(yè)????數(shù) | 258 |
定????價(jià) | 18.00 | 出版社 | 中國(guó)電力出版社 |
出版時(shí)間 | 2010-4-1 | 裝????幀 | 平裝 |
開????本 | 大32開 |
前言
第一章 概述
第一節(jié) 高速電路用印制電路板的由來(lái)
第二節(jié) 高速電路的含義
第二章 印制電路板和電磁兼容
第一節(jié) 印制板電磁兼容的重要性
第二節(jié) 印制板內(nèi)引起電磁兼容問題的主要原因
第三節(jié) 高速電路印制板的電磁兼容性
第三章 高速電路用印制板的特點(diǎn)
第一節(jié) 印制板的功能擴(kuò)大
第二節(jié) 高速電路用印制板基材的特殊要求
第三節(jié) 信號(hào)傳輸線的布線結(jié)構(gòu)和形式影響電路性能
第四節(jié) 印制板的結(jié)構(gòu)復(fù)雜,加工精度要求高
第四章 印制板設(shè)計(jì)的內(nèi)容和方法
第一節(jié) 印制板設(shè)計(jì)的通用原則
第二節(jié) 印制板設(shè)計(jì)的內(nèi)容
第三節(jié) 印制板設(shè)計(jì)方法
第五章 高速電路用印制板基材及選擇
第一節(jié) 高速電路用印制板基材的分類和性能
第二節(jié) 高速電路用印制板基材及選用依據(jù)
第三節(jié) 高速電路用印制板基材的發(fā)展趨勢(shì)
第六章 高速電路PCB的結(jié)構(gòu)和基本要素設(shè)計(jì)
第一節(jié) PCB的結(jié)構(gòu)和尺寸要素設(shè)計(jì)
第二節(jié) 孔與連接盤
第七章 PCB對(duì)高速信號(hào)完整性的影響
第一節(jié) PCB與信號(hào)完整性的關(guān)系
第二節(jié) 印制板影響高速信號(hào)的完整性(SI)主要因素和對(duì)策
第三節(jié) 印制板的電源完整性
第八章 印制板的熱設(shè)計(jì)和表面涂、鍍層
第一節(jié) 印制板的熱設(shè)計(jì)
第二節(jié) 印制板表面的涂層和鍍層
第九章 印制板圖設(shè)計(jì)
第一節(jié) 印制板圖設(shè)計(jì)的內(nèi)容
第二節(jié) 附連測(cè)試圖形和附連板設(shè)置
第十章 布局和布線
第一節(jié) 布局
第二節(jié) 布線
第十一章 電源和接地設(shè)計(jì)
第一節(jié) 電源線和接地的分類
第二節(jié) 電源線和接地線的布設(shè)
第十二章 高速電路PCB設(shè)計(jì)的可制造性
第一節(jié) PCB設(shè)計(jì)的可制造性概念
第二節(jié) PCB的可制造性要求
第三節(jié) PCB組裝件可制造性通用要求
第十三章 印制板的可靠性評(píng)價(jià)和驗(yàn)收標(biāo)準(zhǔn)
第一節(jié) 印制板設(shè)計(jì)的可靠性分析和評(píng)價(jià)
第二節(jié) 高速電路印制板的設(shè)計(jì)和驗(yàn)收標(biāo)準(zhǔn)
第十四章 印制板的發(fā)展趨勢(shì)
附錄A 印制電路板英文縮略語(yǔ)
附錄B 高速電路印制板常用基材及主要性能
參考文獻(xiàn)2100433B
電子元器件飛速發(fā)展,數(shù)字電路廣泛應(yīng)用,使電子整機(jī)向小型化、輕量化、高速度、高可靠、多功能迅速發(fā)展。各類電子設(shè)備和計(jì)算機(jī)的運(yùn)行速度越來(lái)越快,促使高速電路在電子設(shè)備中的應(yīng)用日益廣泛。
印制電路板(以下簡(jiǎn)稱印制板)的基材、布局、布線和電磁兼容問題都會(huì)影響電路的特性和信號(hào)完整性,高速電路用印制板的設(shè)計(jì)與一般印制板設(shè)計(jì)有很大區(qū)別,必須根據(jù)高速電路的要求和印制板的高速特性,認(rèn)真分析高速信號(hào)在印制板上傳輸?shù)奶匦裕浞挚紤]電磁兼容性。做好布局和布線。經(jīng)反復(fù)優(yōu)化才能取得較好的設(shè)計(jì)效果。
本書將從印制板的電磁兼容問題分析入手,結(jié)合現(xiàn)行有效的國(guó)內(nèi)外相關(guān)標(biāo)準(zhǔn),對(duì)在高速電路用印制板設(shè)計(jì)時(shí)的基材選擇、印制板各要素設(shè)計(jì)、信號(hào)完整性、地線和電源線設(shè)計(jì)、布局、布線、印制板的功率熱匹配考慮和可制造性檢查以及制作質(zhì)量對(duì)電路特性的影響等作了系統(tǒng)論述。高速電路用印制板設(shè)計(jì)人員通過閱讀本書即可掌握高速電路印制板設(shè)計(jì)的基本方法,書中的設(shè)計(jì)技巧也能幫助設(shè)計(jì)人員迅速提高設(shè)計(jì)水平。
1。首先把裝修圖設(shè)計(jì)好。 2。根據(jù)裝修圖的布置,把要安裝的插座,開關(guān),燈具,用電器的具體位置定好,在圖上標(biāo)明,最好是把和家具的間隔尺寸也標(biāo)上。 3。水管就目前來(lái)說(shuō)就是用PP-R管的性價(jià)比最高了。 4。...
為了保證電路正常工作和及時(shí)發(fā)現(xiàn)系統(tǒng)故障,電路設(shè)計(jì)中大多數(shù)要設(shè)計(jì)自檢電路,自檢電路包括對(duì)器件工作狀態(tài),環(huán)境補(bǔ)償,保護(hù)元件是否失效,修正參數(shù)等等,單片機(jī)電路還包括程序是正常執(zhí)行,初始參數(shù)的自動(dòng)設(shè)置,有LE...
這個(gè)需要好幾個(gè)三極管來(lái)完成,首先做個(gè)振蕩電路,再做一個(gè)電源正反的轉(zhuǎn)換電路就可以了。我這邊有原理圖可以給您參考一下。(希望能幫到你!望采納?。?/p>
格式:pdf
大?。?span id="cbq7sdr" class="single-tag-height">224KB
頁(yè)數(shù): 3頁(yè)
評(píng)分: 3
高速公路超高設(shè)計(jì)方法——新的《公路路線設(shè)計(jì)規(guī)范》(JTG D20-2006) (以下簡(jiǎn)稱新《規(guī)范》)7.5.4規(guī)定:由直線段的雙向路拱橫斷面過度到圓曲線段的全超高單向橫斷面,期間必須設(shè)置超高過渡段【1】。新《規(guī)范》相對(duì)于《公路工程設(shè)計(jì)規(guī)范》(JTJ011—94) (以下簡(jiǎn)稱...
格式:pdf
大?。?span id="6766xr6" class="single-tag-height">224KB
頁(yè)數(shù): 4頁(yè)
評(píng)分: 4.7
以江蘇省內(nèi)部分高速公路路側(cè)綠化帶為對(duì)象,通過分析綠化帶結(jié)構(gòu)對(duì)交通噪聲衰減的效果,重點(diǎn)探討了高速公路高路基及緩坡路段與路塹路段綠化降噪林帶的設(shè)計(jì)方法。研究結(jié)果表明,在不同立地條件下,降噪林帶設(shè)計(jì)也不同,一般來(lái)說(shuō),填方路段林帶結(jié)構(gòu)以混合林帶為主,挖方路段以純林帶為主。
第一篇基礎(chǔ)篇
第1章高速電路PCB概述
1.1高速信號(hào)
1.1.1高速的界定
1.1.2高速信號(hào)的頻譜
1.1.3高速電路與射頻電路的區(qū)別
1.2無(wú)源器件的射頻特性
1.2.1金屬導(dǎo)線和走線
1.2.2電阻
1.2.3電容
1.2.4電感和磁珠
1.3PCB基礎(chǔ)概念
1.4高速電路設(shè)計(jì)面臨的問題
1.4.1電磁兼容性
1.4.2信號(hào)完整性
1.4.3電源完整性
第2章高速電路電磁兼容
2.1電磁兼容的基本原理
2.1.1電磁兼容概述
2.1.2電磁兼容標(biāo)準(zhǔn)
2.1.3電磁兼容設(shè)計(jì)的工程方法
2.2電磁干擾
2.2.1電磁干擾概述
2.2.2電磁干擾的組成要素
2.3地線干擾與接地技術(shù)
2.3.1接地的基礎(chǔ)知識(shí)
2.3.2接地帶來(lái)的電磁兼容問題
2.3.3各種實(shí)用接地方法
2.3.4接地技術(shù)概要
2.4干擾濾波技術(shù)
2.4.1共模和差模電流
2.4.2干擾濾波電容
2.4.3濾波器的安裝
2.5電磁屏蔽技術(shù)
2.5.1電磁屏蔽基礎(chǔ)知識(shí)
2.5.2磁場(chǎng)的屏蔽
2.5.3電磁密封襯墊
2.5.4截止波導(dǎo)管
2.6PCB的電磁兼容噪聲
2.6.1PCB線路上的噪聲
2.6.2PCB的輻射
2.6.3PCB的元器件
2.7本章小結(jié)
第3章高速電路信號(hào)完整性
3.1信號(hào)完整性的基礎(chǔ)
3.1.1信號(hào)完整性問題
3.1.2高速電路信號(hào)完整性問題的分析工具
3.2傳輸線原理
3.2.1PCB中的傳輸線結(jié)構(gòu)
3.2.2傳輸線參數(shù)
3.2.3傳輸線模型
3.3時(shí)序分析
3.3.1傳播速度
3.3.2時(shí)序參數(shù)
3.3.3時(shí)序設(shè)計(jì)目標(biāo)和應(yīng)用舉例
3.4反射
3.4.1瞬態(tài)阻抗及反射
3.4.2反彈
3.4.3上升沿對(duì)反射的影響
3.4.4電抗性負(fù)載反射
3.5串?dāng)_
3.5.1串?dāng)_現(xiàn)象
3.5.2容性耦合和感性耦合
3.5.3串?dāng)_的模型描述
3.5.4串?dāng)_噪聲分析
3.5.5互連參數(shù)變化對(duì)串?dāng)_的影響
3.6本章小結(jié)
第4章高速電路電源完整性
4.1電源完整性問題概述
4.1.1芯片內(nèi)部開關(guān)噪聲
4.1.2芯片外部開關(guān)噪聲
4.1.3減小同步開關(guān)噪聲的其他措施
4.1.4同步開關(guān)噪聲總結(jié)
4.2電源分配網(wǎng)絡(luò)系統(tǒng)設(shè)計(jì)
4.2.1PCB電源分配系統(tǒng)
4.2.2電源模塊的模型
4.2.3去耦電容的模型
4.2.4電源/地平面對(duì)的模型
4.3本章小結(jié)
第5章去耦和旁路
5.1去耦和旁路特性
5.2去耦和旁路電路屬性參數(shù)
5.2.1能量?jī)?chǔ)存
5.2.2阻抗
5.2.3諧振
5.2.4其他特性
5.3電源層和接地層電容
5.4電容選擇舉例
5.4.1去耦電容的選擇
5.4.2大電容的選擇
5.4.3選擇電容的其他考慮因素
5.5集成芯片內(nèi)電容
5.6本章小結(jié)
第6章高速電路PCB的布局和布線
6.1走線與信號(hào)回路
6.1.1PCB的走線結(jié)構(gòu)
6.1.2網(wǎng)絡(luò)、傳輸線、信號(hào)路徑和走線
6.1.3"地"、返回路徑、鏡像層和磁通最小化
6.2返回路徑
6.2.1返回電流的分布
6.2.2不理想的參考平面
6.2.3參考平面的切換
6.2.4地彈
6.3高速PCB的疊層設(shè)計(jì)
6.3.1多層板疊層設(shè)計(jì)原則
6.3.2盡量使用多層電路板
6.3.36層板疊層配置實(shí)例
6.4高速PCB的分區(qū)
6.4.1高速PCB的功能分割
6.4.2混合信號(hào)PCB的分區(qū)設(shè)計(jì)
6.5高速PCB的元件布局
6.5.1布線拓?fù)浜投私蛹夹g(shù)
6.5.2如何選擇端接方式
6.5.3端接的仿真分析
6.6高速PCB布線策略和技巧
6.6.1過孔的使用
6.6.2調(diào)整走線長(zhǎng)度
6.6.3拐角走線
6.6.4差分對(duì)走線
6.6.5走線的3?W原則
6.7本章小結(jié)
第二篇應(yīng)用篇
第7章現(xiàn)代高速PCB設(shè)計(jì)方法及EDA
7.1現(xiàn)代高速PCB設(shè)計(jì)方法
7.1.1傳統(tǒng)的PCB設(shè)計(jì)方法
7.1.2基于信號(hào)完整性分析的PCB設(shè)計(jì)方法
7.2高速互連仿真模型
7.2.1SPICE模型
7.2.2IBIS模型
7.2.3Verilog-AMS/VHDL-AMS模型
7.2.4三種模型的比較
7.2.5傳輸線模型
7.3常用PCB設(shè)計(jì)軟件
7.3.1Protel
7.3.2OrCAD
7.3.3ZUKENCR
7.3.4CadenceAllegro系統(tǒng)互連設(shè)計(jì)平臺(tái)
7.3.5MentorGraphicsPADS
7.4本章小結(jié)
第8章PowerLogic&PowerPCB--高速電路設(shè)計(jì)
8.1PADS軟件套裝
8.2PowerLogic--原理圖設(shè)計(jì)
8.2.1PowerLogic的用戶界面
8.2.2建立一個(gè)新的設(shè)計(jì)
8.2.3環(huán)境參數(shù)設(shè)置
8.2.4添加、刪除和復(fù)制元件
8.2.5PADS元件庫(kù)與新元件的創(chuàng)建
8.2.6建立和編輯連線
8.2.7在PowerLogic下的疊層設(shè)置
8.2.8在PowerLogic下定義設(shè)計(jì)規(guī)則
8.2.9輸出網(wǎng)表到PCB
8.3PowerPCB--版圖設(shè)計(jì)
8.3.1PowerPCB的用戶界面
8.3.2設(shè)計(jì)準(zhǔn)備
8.3.3單位設(shè)置
8.3.4建立板邊框
8.3.5設(shè)置禁布區(qū)
8.3.6輸入網(wǎng)表
8.3.7疊層設(shè)計(jì)
8.3.8定義設(shè)計(jì)規(guī)則
8.3.9顏色設(shè)置
8.4元件布局
8.4.1準(zhǔn)備
8.4.2散開元器件
8.4.3設(shè)置網(wǎng)絡(luò)的顏色和可見性
8.4.4建立元件組合
8.4.5原理圖驅(qū)動(dòng)布局
8.4.6放置連接器
8.4.7順序放置電阻
8.4.8使用查找(Find)命令放置元件
8.4.9極坐標(biāo)方式放置(RadialPlacement)元件
8.4.10布局完成
8.5布線
8.5.1布線準(zhǔn)備
8.5.2幾種布線方式
8.5.3布線完成
8.6定義分割/混合平面層
8.6.1選擇網(wǎng)絡(luò)并指定不同的顯示顏色
8.6.2設(shè)置各層的顯示顏色和平面層的屬性
8.6.3定義平面層區(qū)域
8.6.4定義平面層的分隔
8.6.5灌注平面層
8.6.6初步完成PCB設(shè)計(jì)
8.7本章小結(jié)
第9章HyperLynx--信號(hào)完整性及EMC分析
9.1HyperLynx軟件
9.2LineSim--布線前仿真
9.2.1利用LineSim進(jìn)行反射分析
9.2.2利用LineSim進(jìn)行EMC/EMI分析
9.2.3傳輸線損耗仿真
9.2.4利用LineSim進(jìn)行串?dāng)_分析
9.3BoardSim--布線后分析
9.3.1生成BoardSim電路板
9.3.2BoardSim的批處理板級(jí)分析
9.3.3BoardSim的交互式仿真
9.3.4BoardSim端接向?qū)?/p>
9.3.5BoardSim串?dāng)_分析
9.4本章小結(jié)
第10章實(shí)例--基于信號(hào)完整性分析的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)
10.1系統(tǒng)組成
10.1.1AD9430芯片簡(jiǎn)介
10.1.2CPLD芯片簡(jiǎn)介
10.1.3USB2.0設(shè)備控制芯片--CY7C
10.1.4SDRAM
10.2基于信號(hào)完整性的系統(tǒng)設(shè)計(jì)過程
10.2.1原理圖的信號(hào)完整性設(shè)計(jì)
10.2.2PCB的信號(hào)完整性設(shè)計(jì)
10.3設(shè)計(jì)驗(yàn)證
10.3.1差分時(shí)鐘網(wǎng)絡(luò)仿真
10.3.2數(shù)據(jù)通道仿真
10.4本章小結(jié)
附錄A常用導(dǎo)體材料的特性參數(shù)
附錄B常用介質(zhì)材料的特性參數(shù)
附錄C變化表
附錄D國(guó)際單位的前綴
參考文獻(xiàn)
高速電路PCB設(shè)計(jì)與EMC技術(shù)分析第2版內(nèi)容簡(jiǎn)介
高速電路具有的許多特點(diǎn),給PCB設(shè)計(jì)帶來(lái)了電磁兼容、信號(hào)完整性、電源完整性等問題,《高速電路PCB設(shè)計(jì)與EMC技術(shù)分析(第2版)》基于常用的PCB設(shè)計(jì)軟件的應(yīng)用,詳細(xì)介紹了組成該系統(tǒng)的各個(gè)技術(shù)模塊的性能特點(diǎn)與連接技術(shù)。
《高速電路PCB設(shè)計(jì)與EMC技術(shù)分析(第2版)》從高速電路的特點(diǎn)出發(fā),分析高速電路與低速電路的區(qū)別,進(jìn)而概括出高速電路所面臨的三大問題:電磁兼容、信號(hào)完整性和電源完整性。并對(duì)這些問題的來(lái)龍去脈及其危害做了詳細(xì)的分析;最后,通過具體的實(shí)例將這些問題的解決方法貫穿到高速電路PCB設(shè)計(jì)的全過程之中。
《高速電路PCB設(shè)計(jì)與EMC技術(shù)分析(第2版)》理論體系完整、內(nèi)容翔實(shí)、語(yǔ)言通俗易懂,實(shí)例具有很強(qiáng)的針對(duì)性和實(shí)用性,既可作為電子信息類專業(yè)的本科或?qū)?平滩?,也可供從事高速電路工程與應(yīng)用工作的科技人員參考。
《高速數(shù)字電路設(shè)計(jì)與安裝技巧》是“圖解實(shí)用電子技術(shù)叢書”之一?!陡咚贁?shù)字電路設(shè)計(jì)與安裝技巧》從實(shí)用的角度出發(fā),輔以大量圖表,詳細(xì)介紹印制電路板的高速化與頻率特性,高速化多層印制電路板的靈活運(yùn)用方法,時(shí)鐘信號(hào)線的傳輸延遲主要原因,高速數(shù)字電路板的實(shí)際信號(hào)波形,傳輸延遲和歪斜失真的處理,高速緩沖器Ic的種類與傳輸特性,旁路電容器的作用及其最佳容量,布線電感的降低方法,傳輸線路的阻抗調(diào)整方法,印制電路板圖形的阻抗設(shè)計(jì),不產(chǎn)生噪聲的高速電路及印制電路板的設(shè)計(jì)等。